본문 바로가기
반응형

설계6

[실무] Push Pull Converter 설계 방법 - 기본 이론, 설계 원문 출처 Reference: https://circuitdigest.com/tutorial/how-to-design-a-push-pull-converter How to Design a Push Pull Converter – Basic Theory, Construction, and Demonstration When it comes to working with power electronics, a DC-DC converter topology becomes very crucial for practical designs. There are mainly two types of major DC-DC conversion topologies available in power electronics, namely, th.. 2022. 5. 4.
[기초&실무] 슈미트 트리거(Schmitt Trigger) 및 디지털 회로 설계 디지털 회로를 설계하다 보면 자주 접하게 되는 것이 슈미트 트리거입니다. 그 이유와 설계 방법에 대해 알아보겠습니다. 이 글에선 실무자에게 필요한 Datasheet보는 법과 설계 활용방법도 기술하였습니다. 슈미트 트리거란? 비교기의 일종으로 High와 Low의 출력을 만드는 소자 위 그림에서 슈미트 트리거의 역할을 쉽게 이해할 수 있을 겁니다. 슈미트 트리거는 Upper Threshold와 Lower Threshold 전압을 가지고 있습니다. Upper Threshold를 넘으면 '1', 논리 High 상태가 되고, Lower Threshold 전압 이하로 내려가면 '0', 논리 Low를 출력하는 특징을 가지고 있습니다. 따라서 정현파나 임의의 파형으로부터 구형파(Square Wave)를 발생시킵니다. .. 2022. 4. 18.
[실무] ESD 및 서지 보호 회로 설계하기 (ft. TVS) 1. ESD 란? ESD는 쉽게 말해서 정전기이다. 회로가 동작할 때 전하가 축적되어 스스로 발생할 수도 있고 사람 손에 의해서 발생할 수도 있다. ESD는 순간적이지만 IC 소자를 태워버릴 수 있다. 따라서, 전자회로를 설계하는 엔지니어라면, 심지어 반도체를 설계하는 연구원도 꼭 설계해야하는 것이 바로 ESD 보호회로와 서지 보호회로이다. 보통 반도체 레벨에선 ESD 보호회로까진 들어간다. 그렇지만 반도체라는 것이 워낙 작다보니 전기적 용량이 크지 않기 때문에 ESD 보호회로를 IC 외부에 추가적으로 구성해야 한다. 또한 ESD를 보호하는 목적으로 설계를 하다 보면 서지도 보호가 되는 효과가 있다. 참고로 EMC 테스트에서 ESD항목이 있는데, 이 때는 IEC 스탠다드를 따른다(IEC61000 혹은 K.. 2022. 4. 17.
[실무] RS-485 통신의 Failsafe 회로 이해+설계하기 안녕하세요! RS-485 통신은 거의 모든 산업분야에서 범용적으로 쓰이는 통신 방식 중 하나이죠. Differential Voltage를 활용한 통신 방법으로, Data 전송에 있어서 안정성이 상당히 높아 장거리 통신도 가능하며, 한 Bus 선로에 최대 32개까지 모듈을 연결할 수 있기 때문에 다양한 분야에 Application이 가능합니다. RS485 통신 요약: 1. Differenctial 통신이기 때문에 선 2가닥만 있으면 된다. 1. 전송 안정성이 높다. 2. 한 Bus 선로에 최대 32개까지 모듈 연결이 가능하다 아마 이 글을 보고 계시다면 RS485에 대해는 알지만 Failsafe 회로를 정확히 어떻게 구성해야 하는지, 혹은 그 개념이 무엇인지 알아보고자 들어오셨을 거라고 생각이 되네요! 그.. 2022. 4. 14.
[실무] LVDS의 Fail-Safe 회로 이해 및 설계하기 LVDS의 Fail-Safe 기능과 이를 구현하는 회로에 대해 알아보겠습니다. 일부는 번역을 활용했습니다. 그래도 이해하는데 문제없도록 손봐놨으니, 이 글을 참조하시면 특히 실무자분들에게 도움이 될 것이라 생각됩니다. Fail-Safe Function (패일 세이프 기능) 대부분의 LVDS 수신기는 내부 또는 외부 Fail Safe 회로가 필요하므로 특정 연결 조건이나 문제 발생 시 수신기의 출력에 정해진 논리 조건이 필요합니다. 다음 목록에는 Fail-Safe 기능이 필요한 링크 조건 또는 문제 상황이 나와 있습니다. 개방 입력(Open Input): LVDS 칩에 여러 개의 수신기 포트가 있는 경우, 사용되지 않는 수신기 입력은 오픈 상태로 두어야 하며 출력은 안정적인 로직 하이여야 합니다. 플로트 .. 2022. 4. 12.
[전자캐드기능사 실기01] OrCAD v17.2 - 프로젝트 생성 및 타이틀 작성 OrCAD 블로그 강의 소개 ※ OrCAD 17.2 버전이며, 거의 모든 경우에서 16.5, 16.6, 17.4 버전으로 호환이 가능합니다. 전자캐드기능사 시험에 필요한 내용을 기준으로 작성되었으며, 그 외 학생이나, 실무 초보용으로도 가능합니다. (강의 기준: 전자캐드기능사 2020년 3회 실기 기출문제) 1. 프로젝트 생성하기 (Create a New Project) 1. OrCAD Capture 실행 -> 상단바 File -> New -> Project 클릭 2. 프로젝트 생성 (Scematic 선택!) 2. Preference 설정 (개인 환경설정. 안 해도 상관없음) ※ 이 부분은 Preference 단어 뜻 그대로 선호하는 거에 따라 다를 수 있으나, 기본적으론 아래와 같은 설정을 추천한다.).. 2022. 4. 9.
반응형